Por favor, use este identificador para citar o enlazar este ítem:
http://hdl.handle.net/10201/24935
Twittear
Registro completo de metadatos
Campo DC | Valor | Lengua/Idioma |
---|---|---|
dc.contributor.advisor | Aragón Alcaraz, Juan Luis | - |
dc.contributor.advisor | Kasiras, Stefanos | - |
dc.contributor.author | Cebrián González, Juan Manuel | - |
dc.contributor.other | Departamentos y Servicios::Departamentos de la UMU::Ingeniería de la Información y las Comunicaciones | es |
dc.date.accessioned | 2011-09-30T10:47:09Z | - |
dc.date.available | 2011-09-30T10:47:09Z | - |
dc.date.created | 2011-09-05 | - |
dc.date.issued | 2011-09-30 | - |
dc.identifier.uri | http://hdl.handle.net/10201/24935 | - |
dc.description.abstract | En la última década los ingenieros informáticos se han enfrentado a profundos cambios en el modo en que se diseñan y fabrican los microprocesadores. Los nuevos procesadores no solo deben ser más rápidos que los anteriores, también deben ser factibles en términos de energía y disipación térmica, sobre todo en dispositivos que trabajan con baterías. Los problemas relacionados con consumo y temperatura son muy comunes en estos procesadores. En esta Tesis analizamos el rendimiento, consumo energético y precisión de diferentes mecanismos de reducción de consumo y descubrimos que no son suficientemente buenos para adaptarse a un límite de consumo con una penalización de rendimiento razonable. Para solucionar este problema proponemos diversas técnicas a nivel de microarquitectura que combinan de manera dinámica varios mecanismos de reducción de consumo para obtener una aproximación al límite de consumo mucho más precisa con una penalización de rendimiento mínima | es |
dc.format | application/pdf | es |
dc.format.extent | 188 | es |
dc.language | spa | es |
dc.language | eng | es |
dc.publisher | Universidad de Murcia | es |
dc.relation.ispartof | Proyecto de investigación: | es |
dc.relation.replaces | http://hdl.handle.net/10803/38362 | es |
dc.rights | info:eu-repo/semantics/openAccess | es |
dc.subject | Ordenadores | es |
dc.subject | Arquitectura | es |
dc.subject.other | CDU::0 - Generalidades.::04 - Ciencia y tecnología de los ordenadores. Informática. | es |
dc.title | Diseño de Mecanismos de Grano Fino para la Gestión Eficiente de Consumo y Temperatura en Procesadores Multinúcleo. Efficient power and thermal management using fine-grain architectural approaches in multicores | es |
dc.type | info:eu-repo/semantics/doctoralThesis | es |
Aparece en las colecciones: | Ingeniería |
Ficheros en este ítem:
Fichero | Descripción | Tamaño | Formato | |
---|---|---|---|---|
TJMCG.pdf | 4,99 MB | Adobe PDF | Visualizar/Abrir |
Los ítems de Digitum están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.