Por favor, use este identificador para citar o enlazar este ítem: http://hdl.handle.net/10201/19764

Título: Mejora del rendimiento y reducción de consumo de los procesadores multinúcleo usando redes heterogéneas
Fecha de publicación: 16-mar-2011
Fecha de defensa / creación: 24-sep-2010
Editorial: Universidad de Murcia
ISBN: 978-84-694-1683-9
Materias relacionadas: CDU::6 - Ciencias aplicadas::62 - Ingeniería. Tecnología::621 - Ingeniería mecánica en general. Tecnología nuclear. Electrotecnia. Maquinaria::621.3 - Ingeniería eléctrica. Electrotecnia. Telecomunicaciones
Resumen: En la presente Tesis se proponen soluciones para aliviar el alto coste, en rendimiento y consumo, de las comunicaciones intra-chip a través de los alambres globales. En concreto, se propone utilizar redes heterogéneas que permiten una mejor adaptación a las necesidades de los diferentes tipos de mensajes de coherencia. Nuestra primera propuesta consiste en dividir las respuestas con datos en un mensaje corto crítico, enviado usando enlaces de baja latencia, y un mensaje largo no crítico enviado usando enlaces de bajo consumo. La segunda propuesta utiliza la compresión de direcciones en el contexto de una red de interconexión heterogénea que permite la compresión de mayoría de los mensajes críticos en unos pocos bytes, siendo transmitidos usando enlaces de muy baja latencia. Finalmente, se explora el uso de la prebúsqueda por hardware para aliviar los problemas derivados de las altas latencias de los enlaces globales. Abstract: In this thesis we propose different ways to alleviate the high cost, in terms of performance and power consumption, of the intra-chip communications using global wires. In particular, we consider heterogeneous networks to obtain a better match between the network-on-chip and the needs of the different types of coherence messages. Our first contribution proposes the partitioning of reply messages with data into a short critical message, which is sent using low-latency links, as well as a long non-critical message sent using low-power links. The second contribution exploits the use of address compression in the context of a heterogeneous interconnect to allow most of the critical messages to be compressed in a few bytes and transmitted using very low latency links. Finally, we explore the use of heterogeneous networks in the context of hardware prefetching to alleviate the problems caused by high latencies of global links.
Autor/es principal/es: Flores Gil, Antonio
Director/es: Acacio Sánchez, Manuel Eugenio
Aragón Alcaraz, Juan Luis
Facultad/Departamentos/Servicios: Departamentos y Servicios::Departamentos de la UMU::Ingeniería de la Información y las Comunicaciones
Versiones anteriores del documento: http://global.tesisenred.net/TDR-0221111-122718/index_cs.html#documents
URI: http://hdl.handle.net/10201/19764
Tipo de documento: info:eu-repo/semantics/doctoralThesis
Número páginas / Extensión: 188
Derechos: info:eu-repo/semantics/openAccess
Aparece en las colecciones:Ingeniería

Ficheros en este ítem:
Fichero Descripción TamañoFormato 
FloresGilAntonio.pdf5,48 MBAdobe PDFVista previa
Visualizar/Abrir


Los ítems de Digitum están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.